问答题
简答题 设1μmCMOS工艺的参数为:栅氧化层厚度35nm,栅氧化层介电常数ε
0
ε
ox
为3.45x10
-13
F/cm,电子迁移率500cm
2
/V.s空穴迁移率200cm
2
/V.s,阈值电压V
tn
=-V
tp
=0.8V晶体管最小栅宽3μm,电源电压3V,有两个反相器相连(栅长相等),前一级为最小尺寸,后一级宽长比为前一级的3倍,驱动的负载C
L
=10fF,试求反相器链的延迟时间。
【参考答案】
点击查看答案
<上一题
目录
下一题>
热门
试题
问答题
画出用多米诺逻辑实现X=AB+C,Y=XD的电路图,并根据下图的输入画出X,Y的波形(不考虑延迟)。
点击查看答案
问答题
下图是一个电路的部分版图,求A到B的总电容,已知某工艺的典型面电容值为:Cox为0.6,金属与衬地为0.03,金属与多晶硅为0.045,金属与扩区为0.05,多晶硅与衬地为0.045,面电容的单位为fF μm2)。
点击查看答案
相关试题
画出用多米诺逻辑实现X=AB+C,Y=XD的电...
2级反相器中管子的栅长和栅宽均为4μm,C...
求图中电路从A到B的电容值,已知面电容值(...
写出图1和图2电路的逻辑表达式OUT=f(A...
画出图中版图的电路原理图。