问答题
某CPU数据通路为双总线结构,如下图所示。
图中:ALU——运算器 RA——ALU的输入寄存器
IR——指令寄存器 PC——程序计数器
R1~R4——程序员可用通用寄存器 MAR——存储器地址寄存器
MDR——存储器数据缓冲器
回答下列问题: 图中连线有误,画出修正错误后的连线图,不能改变原有的双总线结构。
【参考答案】
修改后的数据通路如下图所示。
点击查看答案
<上一题
目录
下一题>
热门
试题
问答题
单总线CPU结构及其数据通路如下图所示,其中:AR为地址寄存器,DR为数据寄存器,MEM为主存储器,R0~R3为通用寄存器,PSW为状态寄存器,Y、Z为暂存寄存器,PC为程序计数器,IR为指令寄存器。单总线CPU结构有逻辑与指令AND R0,Addr,指令含义是:将以Addr为直接地址的存储单元的内容读出,并与R0内容进行逻辑乘,结果存入R0中。请用寄存器级传送形式设计其执行的分布流程。说明:运算器的字长与主存储器的单元地址长度相等;PC送地址寄存器与PC加1可以在一步完成。
点击查看答案
问答题
设计出微指令具体格式。
点击查看答案
相关试题
总线分配给当前最高优先级的主设备使用__...
某机有8条微指令I1~I8,每条微指令所包...
简述计算机控制器的作用。
简述计算机控制器的功能和执行一条指令所需...
使用组合逻辑的控制器设计控制器部件要经过...