问答题

简答题

用计数器74LS160芯片和与非门接成计数长度为41的计数器,采用同步级联,异步清零端设计。

【参考答案】

<上一题 目录 下一题>
热门 试题

问答题
设计一个多数表决电路,要求A、B、C三人中只要半数以上同意,则决议就能通过,但A有否决权,即只要A不同意,即使多数人同意,决议也不能通过。 (1)用与非门设计 (2)用三线-八线译码器74LS138和与非门设计。 (3)用八选一数据选择器设计
问答题
555定时器构成单稳态触发器如图所示。 ①指出4号引脚的功能。 ②指出输入信号Ui的触发电平。 ③电阻R=100KΩ,C=94uF,暂稳态持续时间是多少秒?
相关试题
  • 模拟量是()的,数字量是()的。
  • 集成同步二进制计数器74LVC161的TC端...
  • 若采用反馈异步清零法构建9进制的计数器,...
  • 74LVC163是具有同步清零功能的计数器...
  • 双向移位寄存器的数据输入方式不包括()。